آغاز فصل جدیدی در دنیای AI به کمک سوییچ Apollo 2

بهروز فیض
0

 شرکت XConn Technologies در حال آماده‌سازی برای نمایش آنچه «یک راهکار کاملاً یکپارچه و سرتاسری PCIe Gen 6.2 و CXL 3.1» توصیف می‌کند، در رویداد Future of Memory and Storage (FMS25) است.



این شرکت عرضه این فناوری را یک گام مهم برای پاسخگویی به نیازهای عملکردی بارهای کاری هوش مصنوعی و مراکز داده می‌داند.

با این حال، مانند هر نمایش فناوری در مراحل اولیه، مقیاس‌پذیری و قابلیت اطمینان در دنیای واقعی همچنان پرسش‌برانگیز است.

هسته اصلی این رونمایی، سوییچ Apollo 2 خواهد بود — که به‌عنوان اولین سوییچ هیبریدی صنعت برای پشتیبانی هم‌زمان از PCIe Gen 6.2 و CXL 3.1 در یک تراشه معرفی می‌شود. گفته می‌شود این سوییچ طراحی اتصالات را ساده‌تر کرده و مقیاس‌پذیری را بهبود می‌بخشد.

«XConn مفتخر است که سوییچ‌های PCIe Gen 6.2 و CXL 3.1 را به بازار عرضه می‌کند و نمونه‌های آن اکنون در دسترس است.» این را جری فن، مدیرعامل XConn Technologies، گفت.

او افزود: «با شتاب گرفتن حرکت صنعت به سوی معماری‌های حافظه‌محور و با نیازهای عملکردی فشرده، تعهد ما توانمندسازی مشتریان با بهترین کیفیت ممکن است.»

این مزایا با هدف کاهش پیچیدگی در مراکز داده و ایجاد انعطاف‌پذیری بیشتر در معماری‌ها ارائه شده‌اند.

هرچند از نظر فنی امیدوارکننده است، اما مزیت واقعی چنین یکپارچه‌سازی‌ای به نتایج عملکرد در بارهای کاری در سطح تولید بستگی دارد.

همکاری XConn با اینتل نیز به‌عنوان یک پیشرفت مهم معرفی شده است، زیرا به گفته روناک سینگال، یکی از ارشدترین مهندسان اینتل، این همکاری کمک خواهد کرد تا نرم‌افزار و سخت‌افزار به شکلی روان با یکدیگر تعامل کنند و «راهکارهای سرتاسری قدرتمند» ارائه شود.

شرکت‌ها انتظار دارند این همکاری به ایجاد محیطی سازگار برای فناوری‌های PCIe و CXL کمک کند.

با این حال، تجربه‌های گذشته در صنعت نشان می‌دهد که اعتبارسنجی موفق معمولاً زمان‌بر است و بیش از یک چرخه نمایش نیاز دارد.

نمایش پیش رو قرار است قابلیت سوئیچینگ با تأخیر کم و پهنای باند بالا را نشان دهد و آمادگی این زیرساخت برای کاربردهایی چون آموزش مدل‌های AI/ML، رایانش ابری و زیرساخت ترکیبی را برجسته کند.

گفته می‌شود غرفه XConn یک محیط کاملاً مبتنی بر استانداردها را ارائه خواهد کرد، اما تا زمانی که بنچمارک‌ها منتشر نشوند، دشوار است میزان بهبود نسبت به استقرارهای PCIe Gen 5 موجود را مشخص کرد.

XConn همچنین با ScaleFlux برای بهبود سازگاری CXL 3.1 در زیرساخت‌های هوش مصنوعی و ابری همکاری کرده است.

هرچند این نشان‌دهنده پیشرفت است، اما تضمین نمی‌کند که این راهکار تا چه حد با بارهای کاری که در حال حاضر معماری‌های امروز را تحت فشار قرار داده‌اند، یکپارچه عمل کند.

اگر این فناوری نتیجه دهد، پیامدهای آن برای ذخیره‌سازی پرسرعت قابل توجه خواهد بود. با افزایش تقاضا برای بیشترین ظرفیت SSDها و بالاترین سرعت عملکرد آن‌ها، PCIe Gen 6 می‌تواند از انتقال سریع‌تر داده بین دستگاه‌های ذخیره‌سازی و واحدهای پردازشی پشتیبانی کند.

با این حال، این دستاوردهای نظری باید با احتیاط نگریسته شوند تا زمانی که داده‌های میدانی تأثیر آن را تأیید کنند.

نمایش XConn ممکن است آغاز فصل بعدی سخت‌افزار هوش مصنوعی باشد، اما در حال حاضر، این تنها یک پیش‌نمایش است و نه یک نقطه اثبات.

برچسب ها

ارسال یک نظر

0 نظرات

ارسال یک نظر (0)
3/related/default